已解决
hdlbits系列verilog解答(100位BCD加法器)-43
来自网友在路上 172872提问 提问时间:2023-11-12 13:25:13阅读次数: 72
最佳答案 问答题库728位专家为你答疑解惑
文章目录
- 一、问题描述
- 二、verilog源码
- 三、仿真结果
一、问题描述
系统将为您提供一个名为 bcd_fadd 的 BCD 一位数加法器,该加法器将两个 BCD 数字相加并进位,并生成总和和进位。
module bcd_fadd (
input [3:0] a,
input [3:0] b,
input cin,
output cout,
output [3:0] sum );
实例化 100 个副本 bcd_fadd 以创建一个 100 位 BCD 行波进位加法器。您的加法器应添加两个 100 位 BCD 数字(打包到 400 位向量中)和一个进位以生成 100 位总和并执行。
Module Declaration
module top_module(
input [399:0] a, b,
input cin,
output cout,
output [399:0] sum );
二、verilog源码
module top_module( input [399
查看全文
99%的人还看了
相似问题
猜你感兴趣
版权申明
本文"hdlbits系列verilog解答(100位BCD加法器)-43":http://eshow365.cn/6-38095-0.html 内容来自互联网,请自行判断内容的正确性。如有侵权请联系我们,立即删除!
- 上一篇: 第2关:还原键盘输入(list)
- 下一篇: 头歌答案Python——JSON基础